Описание
S1300 PCI FPGA deptement experiment board принимает интерфейс PCI для того, чтобы облегчить пользователя самостоятельно.
Пользователи могут проектировать и применять плагин, например, внешний A/D сбор данных,
Применение системы обработки данных изображений, и так далее, не нужно иметь слишком много представления о интерфейсе PCI.
Совет по развитию совместим с FPGA развитию из иридиума элемент компании огонь нож «дракон» серии, по телефону или электронной почте очень дешево.
В чипе core FPGA используется новая серия CYCLONE FPGA компании ALTERA.
EP1C6Q240C8 (стандартная конфигурация)/EP1C12Q240C8 с 6000/12000 логическими макро-единицами, соответственно.
Это эквивалентно стандартной 150 тысяч/30 миллионов логической цепи ворот со скоростью-8, и скорость скомпилированной системы может достигать 100 МГц,
Он может поддерживать развития ALTERA SOPC ядро NIOS2 системы и NIOS2 среды программирования скомпилирован
Выполняемые файлы можно загрузить через интерфейс PCI на флэш-память на плате разработки;
Предоставляем бесплатную ALTERA QUARTUS2 4,1 и NIOS2 1,01 инструмент развития диски на безвозмездной основе;
Макетная плата поддерживает как и PS загрузки, и предоставляет бесплатную ALTERA с макетной платой
BYTEBLASTER 2 загружает кабель для пользователей.
Обеспечить NIOS2 Процессор руководство по разработке и техническую поддержку;
Интерфейс внешнего автобуса интерфейса PCI Материнская плата поддерживает 8, 16 и 32 бит шины данных, который может быть непосредственно с Процессор,
SDRAM, FIFO, чип внешнего интерфейса и другие устройства напрямую подключены.
Ниже приведен внутренний IP Основной интерфейс платы разработки FPGA:
Шина PCI 2,2 стандарт, 32 bit, автобус, полный VHDL исходный код дизайн;
Поддержка чтения конфигурации шины PCI, записи конфигурации;
Поддержка чтения PCI bus IO, ввода-вывода;
Поддержка чтения шины PCI, записи шины MASTER;
Поддержка внутреннего прерывания DMA и внешнего ввода шины прерывания поколения;
Поддерживает два пространства PCI IO с размером 256 байт;
Поддержка пространства памяти PCI, размер 4 м байт;
Поддержка режима доступа к PCI burst, длина пакета 8-128 двойная длина слова;
Пользователь может определить идентификатор устройства и сам идентификатор производителя.
1 NIOS2 Процессор ядро для пользователя тест использования;
1 FPGA внутренний 16C450 последовательный порт, полное ядро VHDL предоставляется;
1 группа 4MX32 бит SDRAM, максимальная емкость для поддержки интерфейса SDRAM 64MX32 бит, полностью VHDL
Предоставляется исходный код интерфейса SDRAM ядра.
1 группа 16 бит FLASH (29LV800BB), 1 м байт, может быть расширена до 32 бит,
Самый высокий 16 M байт флэш-памяти, полный VHDL исходный код дизайн, обеспечивает NIOS2 Процессор загрузчик;
4 канальный выход переключателя, коллектор холостого хода выход, 500mA приводной ток, расширяемый
До 64 выхода переключателя;
4 канала Количество Переключателей вход, Оптическая изоляция вход, может быть расширен до 64 пути вход;
1 7 сегментные цифровые трубки отображают выход и обеспечивают функцию прямого отображения для облегчения развития FPGA.
И отладки;
4 Светодиодный индикатор состояния выхода, обеспечивающий использование отладок и тестов, полный
Предоставляется исходный код ядра VHDL;
2 ключа ввода, обеспечивает функцию внешнего ввода прерывания теста для пользователей, чтобы проверить и отладочить для использования;
Внешний стандарт расширения 32 бит шины данных для обеспечения возможности передачи данных DMA;
Вышеуказанные функции обеспечивают PCI интерфейс для доступа и работы, обеспечивая DOS, WINDOWS98/WINDOWS
2000 драйвера WDM и исходный код тестовой программы.
С FPGA развитию, QUARTUS4.1 и NIOS2 1,01 инструмент развития диски предоставляются бесплатно, и
ALTERA BYTEBLASTER 2 загрузки одного кабеля;
Плата разработки поддерживает режим загрузки AS/PS.
Производительность и совместимость, тест на стабильность
Плата разработки PCI-E протестирована на следующих машинах совместимости ПК и работает нормально через:
В тесте производительности используется циклический метод максимальной передачи, каждый размер блока DMA составляет 512 K байт, а средняя скорость потока 5 секунд рассчитывается на 1.
Сколько блоков DMA передаются во второй.
Процессор памяти основной Кристалл группа операционная система DMA чтение DMA запись
P4 2,66G 512 М DDR 915 P 533 WIN2000/XP ФСБ 112 Mбайт/сек 89 Мбайт/сек
Применение Область применения:
Сбор промышленных данных, a/d, d/a преобразование данных, обработка данных;
Несколько 232/485 расширения, без необходимости внешнего 16c550, 1k50 для обеспечения 6 последовательных портов.
FIFO внутреннего 16C550 может достигать 1 K байт;
Многократный переключатель количественный ввод/выход расширения можно продлить до 64.
Буфер данных PCI, шифрование данных;
Промышленное управление;
Характеристики
- Бренд
- XY Эми
- Материал
- +